百科问答小站 logo
百科问答小站 font logo



如何评价 AMD 6 月 1 日发布的 3D Chiplets (3D V-Cache)技术? 第1页

  

user avatar   zhangshujia 网友的相关建议: 
      

仅讨论一下AMD本次发布会中的3D Stacking;

3D stacking难点是TSV的延时,垂直过孔的材料最难,连接方式也有焊料/非焊料区分,物理尺寸、性能都有影响;当然同质的简单一点,异构更难【logic跟memory还不算难度最大的,毕竟是在同一时钟下跑...】

AMD的垂直堆叠是用到3D Fabric,应该是TSV了,传统总线做不到signal integrity,而TSV就是材料、工艺的大比武了。

AMD Chiplets的3D Fabric,连同SRAM一起3D stacking;这些cache是跑在CPU等速度上的,性能霸道,单个die上面堆砌这么多cache,就是好大一摊了,良率是挑战的。此外回应一个评论,这样的构造也并不意味着可以更多集成协处理DSA,这是没必要的,加速电路除了时钟同步,认为是异步的,多数时候相对比CPU慢,故没必要。

BTW:还有评论说 “未来CPU大/小核设计是主流,那么3D stacking意味着一堆垂直方向布局的小核的协处理围着转,共用一组SRAM"。这样讲是不准确的,big little不应该公用,L3也许可以,但是待解决的问题更多,fabric性能要求极高;而cache意义在于OOO,little执行的简单任务,顺序执行多的话,大cache帮不上,反而会拖累性能;换句话说,3D的意义是优化IPC,有益堆核,核数少的话,指令预取也没有多大容量需求,但AMD特点是堆核,就对SRAM要求高了,3D Fabric其中一个使命就是保障缓存一致性。所以是共享的L3,超大,超多核~


user avatar   luv_letter 网友的相关建议: 
      

最新消息:陈小武的学生们已经被排成一排,挨个查手机了。




  

相关话题

  据说大型芯片有几十亿个晶体管,一个都容不得出错,但为何芯片可靠性还这么高? 
  如何评价4500U六核仅追平1035G1四核性能? 
  苹果自研处理器那么牛,为什么不卖处理器? 
  为啥英特尔(Intel)利润如此丰厚,每年也投入大额研发资金,近年中央处理器技术却进展迟缓? 
  芯片里面有几千万的晶体管是怎么实现的? 
  如何评价锐龙处理器(AMD Ryzen)?对 AMD 的市场前景会有何影响? 
  英特尔 14 代 CPU Meteor Lake 流片,增加了什么新技术? 
  为什么不把push ebp和mov ebp, esp的操作通过硬件方式做进call指令中? 
  如何评价锐龙处理器(AMD Ryzen)?对 AMD 的市场前景会有何影响? 
  如何看待三星停止自研 CPU 架构并解散相关团队? 

前一个讨论
螃蟹是不是本来就叫旁海?
下一个讨论
如何评价华为 MatePad Pro 12.6寸国内 4999 元起的定价?反映怎样的市场策略?





© 2025-02-22 - tinynew.org. All Rights Reserved.
© 2025-02-22 - tinynew.org. 保留所有权利