PPT找不到了。
U的老大在15年曾经提出一个观点,一个设计如果年复用能达到10K,且生命周期达到3年以上就有做Asic价值。(还说了这是未来U主力争取的客户)
事实上FPGA在65nm后,由于crosstalk无法得到实质的解决,performance提升水平是在快速下降的。因此X和A在软件上想了很多方法,但都没有解决。
从V5到ultra,工艺翻了三代,用iscas模型评估,最高工作频率只增加不到60%。(不是用你的写个小逻辑去跑,要考虑组合逻辑,运算,状态机)
拍脑袋一说,在目前40nm工艺上可以实现当前ultra上的设计,同时最高频率还能快一倍。