不太同意那个说不需要深入到逻辑门的答案。对于一般的开发者来说,如果仅是希望能够比较快速顺利的完成功能,确实EDA能够完成不少优化工作。但EDA不是万能的,有许多EDA解决不了,只有对底层电路了如指掌的开发者才能完成的设计。举一个个人认为比较有代表性的例子,5g nr ldpc 的提升值(lifting size)设计成如今这种 形式,一个很重要的因素是设计准循环电路中,如果是 的形式可以使用banyan switch+QSN的电路结构,比单纯QC-LDPC shift network(QSN)(提升值可以为任意值),要节约大概30%的2-1MUX。这一改动在保证了LDPC码的灵活性的前提下节约了相当数量的芯片面积,顺带简化了之后LDPC矩阵的设计,这种结合了算法和实现的优化不是靠EDA能够做到的。高端的芯片,比拼的就是这一点一滴的细节,对于一个追求卓越的工程师来说,满足于rtl层的设计是远远不够的