百科问答小站 logo
百科问答小站 font logo



采用32位cpu的系统,如果内存采用字编址方式能否支持更大的内存了? 第1页

  

user avatar   bei-ji-85 网友的相关建议: 
      

对于x86平台来说,最重要的两个特性:

1. 兼容性是天;

2. 指令不对齐;

在x86平台,指令不兼容的东西都是邪教,采用4字节编址会造成大量指令不兼容,是邪教,会被Intel绑在火刑柱上烧死。

另外,因为取指的时候必须对齐,所以如果采用4字节编址,所有无法对齐到4字节的指令都会被强制对齐到4字节,Intel指令集里有大量的单字节、双字节、三字节的指令,这些指令都会被强制对齐到4字节,造成大量的空间浪费。以引导扇区为例,引导扇区能做到以300多字节扫描分区表、FAT表并加载文件,靠的就是紧凑指令,如果按4字节编址,引导扇区就没办法做的这么小了。

4字节编址是邪教。

--------------------

PPC/ARM/MIPS是可以这么做的。

--------------------

看来有人是没明白不对齐的空间浪费问题,假设有如下代码:

       0100 89D0          MOV     AX,DX 0102 40            INC     AX 0103 BE00B8        MOV     SI,B800     

如果要跳转到0102的话,在4字节对齐的环境里,这种操作无法实现,因为0102无法被正确编址。




  

相关话题

  要想完全放弃Windows操作系统而使用 Linux需要多少勇气? 
  为什么CS有控制台,而其它大部分游戏没有? 
  那些打破圆周率小数位计算的记录是怎么判断计算得正不正确的? 
  如何比较台式机、一体机、笔记本、上网本、超级本、平板的优缺点,以及未来的发展趋势? 
  如果要评选中国互联网教父,谁最可能会当选? 
  把BAT的机房炸掉,公司是不是就垮了? 
  有什么理论复杂但是实现简单的算法? 
  计算机执行一条指令要多长时间? 
  企业用哪个版本的 Linux? 
  32位保护模式下,段基地址应尽量选取16字节对齐的那些地址,可使访问的性能最大化? 

前一个讨论
国内的arm处理器厂商也不少,像全志、瑞芯微、展讯、海思。为何他们不做一款基于A72的服务器cpu?
下一个讨论
当进行大io操作时,为什么cpu使用率非常高?





© 2024-11-08 - tinynew.org. All Rights Reserved.
© 2024-11-08 - tinynew.org. 保留所有权利